Nyheter
FD-SOI FPGAS Få PCIE og LPDDR4-grensesnitt
MACHXO5T-NX, som de kalles, er egnet til "et sett med kontrollfunksjonsdesign for bedriftsnettverk, maskinvisjon og industriell IoT", heter det.
De er bygget ved hjelp av selskapets FDSOI -prosess (Bilde riktig), som dramatisk kan redusere myke feil fra stråling sammenlignet med bulk -CMO -er, da det er mindre volum av halvleder (oransje) med tilgang til transistorene i WHICG falske bærer kan genereres,
Opptil 7,2m minnet er inkludert, opptil 55mbit brukerblitz og opptil 96K logiske celler (se tabell nedenfor).
Det er opptil 291 generelle formål iOS "som støtter tidlig IO-konfigurasjon og gir lagt til funksjoner som 1,25Gbit/s SGMII, standard nedtrekk, varmt sokkel og programmerbar slew rate", sa gitter.
Flere IO -spenninger støttes (1, 1,2, 1,5, 1,8, 2,5 og 3,3V), og det er LVD -er og MIPI -grensesnitt.
PCIE- og LPDDR4 -grensesnittfunksjon på de større to (53K og 96K -cellene) av de tre annonserte enhetene.
For beskyttelse av åndsverk er det multi-boot med bit-stream-kryptering (AES256) og autentisering (ECC256).
Emballasje er 17 x 17mm med 0,8 mm tonehøyde, og det er et 14 x 14 mm alternativ for den mindre (25K celle) versjonen.
Machxo5-nx | Machxo5t-nx | ||
---|---|---|---|
Enhet | LFMXO5-25 | LFMXO5-55T | LFMXO5-100T |
Logiske celler | 25k | 53k | 96k |
innebygde minneblokker | 80 (x18kbit) | 166 | 208 |
Innebygd minne | 1440kbit | 2988 | 3744 |
Distribuert Ram | 184Kbit | 320 | 639 |
Store minneblokker | 1 | 5 | 7 |
Store minnebiter | 512kbit | 2560 | 3584 |
18 × 18 multiplikatorer | 20 | 146 | 156 |
ADC -blokker | 2 | 2 | 2 |
450MHz oscillator | 1 | 1 | 1 |
128kHz oscillator | 1 | 1 | 1 |
PCIE GEN2 Hard IP | 0 | 1 | 1 |
Gpll | 2 | 4 | 4 |
Bruker Flash (uten initialisering) | 15mbit | 79 | 79 |
Gitterkilder varierer på noen av tallene som brukes i artikkelen og tabellen ovenfor (faktasjekking er i gang), så sjekk dem selv om de er viktige for deg.